Speaker
劲夫 朱
(清华大学)
Description
Xilinx ZYNQ SoC (System On Chip)融合了现场可编程阵列 (Field-Programmable Gate Array, FPGA) 和高性能双核 ARM Cortex-A9处理器,目前已广泛的应用于通讯、嵌入式系统和核电子学领域。 我们在2014年研制了基于ZYNQ XC7Z010的单芯片读出模块,而最新研制了基于ZYNQ XC7Z010单芯片的紧凑型读出模块,在尺寸上更具有优势,大小由原来的56mm x 42mm缩减为35mm x 35mm,更适合于小型化、一体化、便携式数据采集系统。本文阐述了基于ZYNQ XC7Z010 单芯片的紧凑型读出模块的研制细节,包括整个系统架构和传统架构对比,新架构的硬件设计细节和难点以及性能。另外,还包括DDR3 SDRAM布线的关键问题的解决,千兆以太网接口以及嵌入式Linux的移植等。该模块未来将应用于一体化光电倍增管 (PMT) 等读出系统中。
Primary author
劲夫 朱
(清华大学)
Co-authors
Prof.
Jianmin Li
(Tsinghua University)
Mr
Jingjun Wen
(Tsinghua University)
Mr
Liangjun Wei
(Nuctech Company Limited)
Prof.
Tao Xue
(Tsinghua University)