# 第二届半导体辐射探测器研讨 会暨国际高层论坛 Second Workshop of Semiconductor Radiation Detectors and International High Level Forum

2018 年 8 月 13 日星期一 - 2018 年 8 月 15 日星期三 湘潭大学



ii

## Contents

| InP 基单片集成同一有源量子阱型探测器 14                                                                                          | 1 |
|------------------------------------------------------------------------------------------------------------------|---|
| Novel guard ring system design and implementation for detector dicing edge protection<br>and reduced dead area 1 | 1 |
| 变中央电极式三维沟槽电极硅探测器辐照损伤性能研究 13                                                                                      | 1 |
| New radiation hard 3D-Trench electrode detector using low resistivity N-type silicon bulk material 16            | 2 |
| 辐照对 PMOS 剂量计的零温度系数点影响的研究 18                                                                                      | 2 |
| Si-PIN 探测器用低噪声高计数率前端读出 ASIC 芯片的设计与性能评估 19                                                                        | 3 |
| 一种全集成通道级双输出线性稳压器设计 17                                                                                            | 4 |
| 方形三维沟槽电极硅探测器相干性影响因素研究 11                                                                                         | 4 |
| 三维沟槽 Si 探测器的可调中心采集电极 10                                                                                          | 4 |
| 新型低电容硅像素探测器结构设计与模拟 12                                                                                            | 5 |
| 新型低噪音 3D 像素探测仪的模拟与仿真 15                                                                                          | 5 |
| 新型低电容高阻硅像素探测器的三维仿真 6                                                                                             | 6 |
| 开关复位型前放芯片 CPRE_SW2 的噪声及抗辐射性能测试 0                                                                                 | 6 |
| 针对 CEPC 硅像素探测器 JadePix 及 CPRE、VA 等芯片的高精度读出系统 C_HDDAQ 研制 3                                                        | 6 |
| Development of SPIROC2b-based multi-channel front-end electronics for SiPM array $2$ .                           | 7 |
| 三维开阖式盒型电极探测器的设计以及性能研究 5                                                                                          | 7 |
| 单片有源像素芯片 ALPIDE 的原型读出电子学设计及测试进展 4                                                                                | 8 |
| 对不同辐射条件下圆柱形三维沟槽电极硅探测器电学性能的仿真模拟研究 7                                                                               | 8 |
| 互嵌式壳型电极探测器的三维电学性能仿真9                                                                                             | 9 |
| 对三维沟槽电极硅探测器漏电流的仿真与模拟 8                                                                                           | 9 |

iv

#### 14

## InP 基单片集成同一有源量子阱型探测器

作者: Guangcan Chen<sup>1</sup>

合作者: Dan Lu<sup>1</sup>; Huan Wang<sup>1</sup>; Lingjuan Zhao<sup>1</sup>; Lu Guo<sup>1</sup>; Wu Zhao<sup>1</sup>

<sup>1</sup> Key Laboratory of Semiconductor Materials Science, Institute of Semiconductors, Chinese Academy of Sciences

#### 相应作者: gcchen@semi.ac.cn

为了实现片上微波信号的直接输出,我们提出了基于 InP/InGaAsP 材料体系探测器与激光器 采用同一有源量子阱结构的集成方案。所制备探测器与 Fabry-Parot 激光器的集成器件共脊波 导,采用湿法腐蚀加离子注入实现不同器件之间的电隔离,隔离电阻约为 60 kΩ。探测器在-3 V 反偏电压下,暗电流低于 10 μA,C 波段的响应度大于 0.4 mA/mW,-3-dB 带宽大于 10 GHz, 饱和输出电流大于 26 mA。

1

## Novel guard ring system design and implementation for detector dicing edge protection and reduced dead area

作者: Fenglan Kuang<sup>1</sup>; Zheng Li<sup>2</sup>

1湘潭大学

<sup>2</sup> Xiangtan University

相应作者: zheng\_li\_mk@yahoo.com

A new guard system has been proposed based on the experience of the development of Si Mini-Pad detectors. The new GR system is a multi-guard-ring system with segmented n+ implants between them to prevent the punch-through of electric field through the GR' s to reach the detector dicing edge. 2D processing and device simulations have shown that with this new GR system, one achieve 1) punch-through protection, 2) reduction of detector dead space, 3) it is detector manufacture/foundry independent regarding the SiO2 property, and 4) it can increase the detector radiation tolerance to a few times of Mrads. Simulations have shown that in the new GR system, the maximum electric field near the GR edges can be reduced by more than a factor of two, and the dead area can be reduced in the order. Further simulations will be performed to obtain optimum design in terms of n+ segmentation geometry, n+ dose, GR widths and numbers. The next engineering run of the Minipad detectors with the improved GR system is underway in the detector foundry, and test results will also presented.

#### 13

## 变中央电极式三维沟槽电极硅探测器辐照损伤性能研究

作者: Chuan Liao<sup>1</sup>

合作者: Zheng Li<sup>1</sup>

<sup>1</sup> Xiangtan University

#### 相应作者: 270883847@qq.com

本文以 TCAD-Silvaco 仿真为基础研究了不同结构变中央电极式三维沟槽电极硅探测器受辐照 损伤的影响。其研究主要分为两部分:1、不同结构探测器漏电流受辐照损伤的影响;2、不

同结构探测器全耗尽电压受辐照损伤的影响。最后通过研究给出了应用于高能物理实验的探测器要求。

#### Summary:

在高能物理实验中,硅探测器的辐照损伤一直是研究的重点。但是由于实验环境与成本的限制, 直接研究探测器的辐照损伤难度大。本文考虑辐照产生的位移损伤的宏观物理现象,运用 TCAD 器件仿真的方法,针对不同结构的变中央电极式三维沟槽电极硅探测器进行了辐照损伤研究。得 到了不同结构探测器单元漏电流、全耗尽电压受辐照损伤影响的结果。最后给出了适用于高能物 理实验的探测器单元结构。

16

### New radiation hard 3D-Trench electrode detector using low resistivity N-type silicon bulk material

作者: Meiping Liu<sup>1</sup>

合作者: Zheng Li<sup>1</sup>

<sup>1</sup> Xiangtan University

#### 相应作者: 907080465@qq.com

Space Charge Sign Inversion(SCSI) fluences ( $\varphi$ ) of detectors using various low resistivity N-type Silicon bulk material have been calculated. For a given value of (N) in set of  $5.00 \times 1013$ ,  $1.00 \times 1014$ ,  $5.00 \times 1015$  neq/cm2 (neq:1 MeV neutron equivalent), we used the the oretical calculated full depletion voltage for 3D-Trench electrode detector (V) to determination the corresponding electrode spacing (L). By setting V(<200V) to get the corresponding electrode spacing. Following, the Silvaco TCAD is used to study various properties of the detector, using various L values. Simulated detector electrical properties include detector electric potential , electric field, electron concentration, full depletion voltage, leakage current, and capacitance.

#### Summary:

As an example, for a 3D-Trench electrode silicon detector with an initial doping concentration of N=11014cm2, the calculated SCSI fluence is  $\varphi$ = 1.141015neq/cm2. If we chose an electrode spacing of L=50µm for this detector, then the detector will not not reach SCSI up to a fluence of 1.141015neq/cm2 and the detector full depletion voltage is 134 V according to our calculation. This detector will be therefore radiation hard up to 1.141015neq/cm2 under a working bias voltage of 134 V. Full 3D TCAD simulations have shown that, for the 3D-Trench electrode silicon detector with an initial doping concentration of N=1\*1014cm2, and an electrode spacing of L=50µm, the detector is fully depleted under a bias of 134 V, in excellent agreement with our calculations. Similar works have been done for detectors with other initial doping concentrations.

18

### 辐照对 PMOS 剂量计的零温度系数点影响的研究

作者: 孙孙静 1

1中国科学院新疆理化技术研究所

相应作者: sunjing@ms.xjb.ac.cn

作为一种半导体器件, MOSFET 的阈值电压对环境温度有密切的依赖关系, 同时, 辐射感生氧化层正电荷和界面态的生产和退火过程也受到温度的强烈影响。在 PMOS 剂量计的应用的 许多场合,如航天器内、外环境中,温度有较大的变化范围。因此,温度补偿技术对测量结果的影响是 PMOS 剂量计应用中面临的一个重要的关键技术难点。目前在国内外 PMOS 剂量 计技术中利用 "零温度系数点",通过选择器件的工作电流,我们就可以在不增加系统复杂性 的下克服由于温度效应带来的 PMOSFET 阈电压的变化。但这种方法也有其局限性,如器件 的结构和累积辐照剂量等因素直接影响了零温度系数技术的温度校正效果。因此,研究零温 度系数技术应用于 POMS 剂量计的性能,为最大限度的减少剂量监测就显得尤为重要。 本研究采用的零温度系数点的测试方法是在-25℃~55℃范围内选出-25℃、0℃、室温、+55℃ 这4 个恒定温度点下进行测试。将 PMOS 管的漏极接-5V(该电压值以确保 PMOS 管工作在恒流 区),改变栅极电压值从 0.5V 到-12V,在各个温度点平衡后 30min 后,测出源极电流表的电流 值。此次实验共分 4 个温度点,根据所得到的 4 条不同温度下 I-V 曲线簇的一个交叉区间,找

19

## Si-PIN 探测器用低噪声高计数率前端读出 ASIC 芯片的设计与性能 评估

作者: 懿玮段1

合作者:武高1

1西北工业大学

相应作者: ivanduan2@mail.nwpu.edu.cn

出重合的部分,确定零温度系数点。

针对电子个人剂量计对计数型二进制输出前端读出 ASIC 的设计需求,介绍了一种面向 Si-PIN 探测器应用的低噪声、低功耗和高计数率前端读出专用集成电路(ASIC)的设计技术,同时 给出了该 ASIC 的性能测试结果。该 ASIC 包括四个具有数字接口的模拟前端通道。每个通 道主要包括电荷灵敏放大器、有源滤波成形器、输出缓冲器、甄别器和数模转换器。为方便 MCU 控制,该 ASIC 采用标准的 I2C 接口和寄存器进行数据配置。在超低功耗和高计数率条 件下,对 ASIC 进行低噪声设计是极具挑战的,本文对等效噪声电荷(ENC)的建模进行了讨 论,给出了低噪声优化电路设计方法。采用 0.35μm CMOS 混合信号工艺设计了一款原理样片, 该芯片尺寸为 2.4 mm×2.4 mm,测试结果如下:输入电荷为 0.2fC<sup>~</sup>15fC,等效噪声电荷为 139 e-+19 e-/pF,功耗约为 1.25mW/通道,最大计数率可达 1MCount/s。测试结果表明,设计的 ASIC 能够很好地满足电子个人剂量计的需求,并能应用于其他辐射探测器系统。

#### Summary:

介绍:电子个人剂量计(EPD)是用于核电站、核医学和核材料搜索领域的辐射测量仪器。它 探测 X 射线和 γ 射线的能量范围在 keV 到 MeV 之间。该仪器的工作原理是首先对核辐射产生的 脉冲信号进行计数,然后利用计数剂量转换因子测量出等效剂量值。一般利用 Si-PIN 探测器探 测低能量射线,如几个 keV 的 X 射线。由于 EPD 是一种由电池供电的便携式设备,小尺寸和低 功耗是其发展的关键。为了实现低噪声、低功耗、小体积,需要前端读出专用集成电路(ASIC) 读出来自 Si-PIN 探测器的微弱电流信号。在该应用中,为了检测出良好的 keV 射线能量谱分辨 率,功耗小于 2 mW/通道(尽可能的小)的条件下,ASIC 的等效噪声电荷(ENC)需要小于 100 e-(rms)。同时,需要满足大约 106 的计数率,这对 ASIC 的设计是一个巨大的挑战。在本文中, 我们提出了一种新的具有数字接口和二进制输出的四通道前端读出 ASIC 设计方法,适用于西门 子 Si-PIN 探测器和仪器如图 1 所示。参考电压由数字-模拟转换器(DAC)控制,其输 入数据由数字 I2C 接口配置。由于探测器电容为 20 pF,将对噪声进行分析和优化。ASIC 原型采 用 TSMC 0.35µm 混合信号 CMOS 工艺实现,正在测试中。

前端 ASIC 结构及电路描述:提出的前端电路结构如图 2 所示。它由四个读出通道电路和外围模块组成。在单个读出通道中,集成了诸如电荷灵敏放大器 (CSA)、有源滤波成形器、输出缓冲器、 甄别器和 DAC 等典型模拟前端电路。提出了一种具有分支拓扑结构的 PMOS 输入型 CSA 作为前 置放大器。CSA 的输入端与 Si-PIN 检测器的阳极交流耦合相连。有源滤波成形器由 CR-RC 滤波 成形器实现,接着是 Sallen-Key (SK)低通滤波器。成形器的峰值时间为 250 纳秒。甄别器由具 有迟滞功能的三级高分辨率比较器实现,迟滞电压约为 5 mV,比较器的阈值电压由基于 R-2R 拓 扑结构的 6 位 DAC 配置。采用偏置电流为 20μA 的对称差分运算放大器来降低功耗。每个通道中 的所有模拟电路都有两种偏置方式,即内部偏置电流和外部偏置电流,内部偏置电流由集成的带 隙基准电路产生。整个 ASIC 的控制寄存器是 40 位。此外,为了减少焊盘数目,寄存器由 I2C 接 口配置,在 ASIC 中集成了 I2C 从控制器。 噪声和 ENC 优化:超低功耗和高计数率下的低噪声设计对于所提出的 ASIC 来说是极具挑战的。 在电路设计之前先进行了 ENC 建模,考虑了来自探测器、模拟前端和电源的噪声源,最后计算 得出 ENC 方程。仿真结果如图 3 所示,给出了 ENC (Z 轴)与成形时间(X 轴)和探测器电容 (Y 轴)的理论噪声水平。通过仿真结果可知,最低噪声条件为 250ns 的成形时间,输入晶体管 的 W/L 比为 2000µm/0.4µm。CSA、CR-RC 成形器和 SK 滤波器的偏置电流分别为 200µA、50µA 和 20µA。

芯片性能测试与评估:在 0.35µm 3.3V CMOS 工艺中设计并实现了前端 ASIC (命名为 SENSROC 12)。在该芯片中,有四个读出通道、两个 dummy 通道、偏置电路、带隙基准电路和 I2C 接口电路。芯片尺寸为 2.4 毫米 ×2.4 毫米,芯片的显微照片如图 4 所示。测试的 PCB 系统如图 5 所示。 ASIC 正在测试中。初步测试结果显示在图 6 和图 7 中。输入范围约为 0.2fC ~ 15fC,成形时间约为 250ns, ENC 为 139 e-+19 e-/pF,计数率可达 1MHz,静态功耗约为 1.25 mW/通道。测试结果 表明,所提出的 ASIC 能够很好地满足 EPD 和其他辐射探测器系统的要求。

17

## 一种全集成通道级双输出线性稳压器设计

**作者:** 佳王 <sup>1</sup>

合作者: Xiaomin Wei<sup>2</sup>; 永才胡<sup>1</sup>; 然郑<sup>1</sup>

1西北工业大学

 $^{2}N$ 

相应作者: jwang@nwpu.edu.cn

像素型传感器的读出通道数随像素面阵增加,当芯片面积较大时,片上电源线和地线上的寄 生将不能忽视。这些寄生参数使得通道间串扰更为严重,甚至引入读出电路的反馈回路中, 从而造成电路发生振荡,无法正常工作。为了解决该难题,本文提出了一种可全集成在一个 通道内的双输出线性稳压器。这样每个通道之间的电源相互隔离,可以减少串扰,也避免走 线寄生对读出电路造成影响。该稳压器可以分别输出模拟电路电源和数字电路电源,避免数 字电路对模拟电路的干扰。为了减小芯片面积,稳压器的两路输出复用了部分电路。所提出 的电路采用 0.25μm 商用标准 CMOS 工艺实现。芯片面积为 480μm × 153μm。消耗的静态电 流为 25μA。最大负载电流为 2mA。

11

## 方形三维沟槽电极硅探测器相干性影响因素研究

作者: Kuo Ma¹

合作者: Chuan Liao 1; Zheng Li 1

1湘潭大学

相应作者: 787294093@qq.com

为了研究方形三维沟槽电极硅探测器相邻单元之间相干性的影响因素问题,根据 Ramo 理论 提出的电信号产生原理,本文以分析比重场为研究手段,利用仿真工具 Silvaco TCAD 仿真出 方形三维沟槽电极硅探测器的结构,采取最小电离粒子(MIP)从探测器上部垂直入射的方 式,通过改变高能粒子入射的位置和探测器的沟槽深度,来研究探测器相邻单元之间的相干 性影响因素。

## 三维沟槽 Si 探测器的可调中心采集电极

作者: lu shunmao<sup>1</sup>

合作者: Li Zheng 2; Liao Chuan 3

1湘潭大学

- $^{2}$  xiangtanuniversity
- <sup>3</sup> xiangtan university
- 相应作者: lsm370686003x@163.com

硅探测器广泛应用于高能和核物理实验,受到严重的辐射损伤,导致探测器性能下降。这些退化包括泄漏电流的显著增加、体电阻率、空间电荷浓度和自由载流子捕获。随着辐射剂量的不断增加,Si 探测器对这种超高辐射的耐受性越来越强。为了提高半导体探测器的辐射电阻,BNL于 2005 年底提出了三维沟槽 Si 探测器结构。在对三维沟槽硅探测器的研究基础上, 开发了可调的三维地沟硅检测仪的中央采集电极,以提高探测器的性能。新探测器单元的优点是可调,给出了两种调节方式。利用 3D TCAD 工具对探测器进行了仿真。研究了泄漏电流、自由载流子捕获和中心集电极变化的死区。

12

## 新型低电容硅像素探测器结构设计与模拟

作者:泽亮孙1

合作者: 强龙<sup>2</sup>; 正李<sup>2</sup>; 秦文郭<sup>2</sup>

2湘潭大学

#### 相应作者: 347485352@qq.com

传统的硅像素探测器阳极、阴极均被金属电极覆盖,较大的有效电极面积使得探测器的电容 较大。而电容在探测器中是一个敏感因素,因为它直接影响到探测器工作的噪声与串扰。我 们所设计的新型低电容硅像素探测器是在基于减少有效几何电极面积,同时保持探测器有效 体积不变的基础上提出。我们借助半导体器件仿真软件(Sentaurus TCAD)对探测器的电特 性包括静电势、电场、电子浓度和电容进行了仿真。并与传统硅像素探测器对比,从而得到 新型硅像素探测器比传统硅像素探测器电容小的优点。

15

## 新型低噪音 3D 像素探测仪的模拟与仿真

作者: siyuan wang<sup>1</sup>

**合作者:**正李 <sup>2</sup>

1湘潭大学

2高能所

#### 相应作者: 2622896004@qq.com

摘要:

信噪比是高性能探测器的重要参数,减少探测器噪声一直是科研人员研究探测器的主要目标。 本文提出了一种新型的低电容硅像元探测器,其目的就是为了降低电子噪声,提高探测器性能。该探测器是一种新的电极几何结构,有效电极面积减小,结构新颖,同时保持敏感部分

<sup>1</sup>湘潭大学材料科学与工程学院

体积不变。本文利用三维软件 silvacoTCAD 对探测器的各种特性进行了详细的模拟,这些特性包括电场,电势,全耗尽电压和电容。通过这些仿真,模拟和计算,与传统探测器比较,得出了新的结论。

关键词:低噪声,像素探测仪,全耗尽电压

6

## 新型低电容高阻硅像素探测器的三维仿真

作者: qinwen Guo<sup>1</sup>; zheng Li<sup>1</sup>

<sup>1</sup> School of Materials Science and Engineering, Xiangtan University Xiangtan

相应作者: guoqinwen@hotmail.com

摘要:本文的研究是通过减少探测器有效电极面积来减少探测器电容。我们设计了一种拥有 新型电极(阴极)的像素探测器,它拥有的有效电极面积小于传统探测器的。我们模拟了该探 测器电场分布、电势分布、电子浓度分布以及电容等探测器的电学特性。通过这些模拟,获 得了探测器全耗尽电压(Vfd)。本文发现,在该探测器中,Vfd值比传统电极形状的探测器要 大,但电容比传统电极形状的探测器要小。

0

## 开关复位型前放芯片 CPRE\_SW2 的噪声及抗辐射性能测试

作者: Ke WANG<sup>1</sup>; Xian LI Xian<sup>2</sup>; Xuelei Cao<sup>3</sup>; Ziyu Bao<sup>3</sup>

<sup>1</sup> Institute of high energy physics, CAS

2高能所

<sup>3</sup> Institute of High Energy Physics, Chinese Academy of Science

相应作者: baozy@ihep.ac.cn

本文介绍了一种匹配冷却型半导体探测器的开关复位型前放芯片 CPRE\_SW2,探索其三种不同的复位工作模式,实现对探测器信号的预处理,具有高能量分辨率低噪声的优点。文中给出了芯片的电子学测试过程及与实际探测器联调结果,并针对单粒子锁定效应对芯片进行了 辐照试验。

#### Summary:

对芯片进行完整的噪声测试与抗辐照测试后我们发现芯片具有较低的噪声和较高的抗单粒子锁 定(SEL)性能。

3

## 针对 CEPC 硅像素探测器 JadePix 及 CPRE、VA 等芯片的高精度 读出系统 C\_HDDAQ 研制

作者: Hongbo ZHU1; Ke WANG2; Xin Shi1; Zhen-an LIU1; na wangna@ihep.ac.cn1; 嘉陶3; 颖张1

<sup>1</sup> IHEP

<sup>2</sup> Institute of high energy physics, CAS

3高能所

#### 相应作者: taojia@ihep.ac.cn

设计了硅像素探测器 JadePix-1 的高精度读出系统 C\_HDDAQ,适用于读出时钟频率中等、分辨要求高、读出通道多、总数据量大的半导体探测器读出应用,具有一定的通用性。采用"三段式"架构,读出子板对探测器模拟信号进行低噪声放大;母板提供低噪声电源和多通道、高精度模数信号转换;商用开发板对系统进行控制和数据打包、处理,最终信号经 PCIe 总线传输到上位机。经测试,读出系统工作稳定,性能良好,系统噪声约 3.5 e-,满足 JadePix-1 读出需求,同时基于此系统对探测器芯片性能进行了一系列测试,得到芯片噪声水平、像素增益、电荷收集效率及功耗等参数,结果满足 CEPC CMOS 硅像素探测器项目指标。

2

### Development of SPIROC2b-based multi-channel front-end electronics for SiPM array

作者:申森赵1

合作者: 云龙张 1; 亚洲牛 2; 常青封 1; 建北刘 1; 树彬刘 1

<sup>1</sup> University of Science and Technology of China

<sup>2</sup>中国科学技术大学近代物理系

相应作者: beibei@mail.ustc.edu.cn

As an emerging silicon detector, SiPM has the characteristics of high sensitivity, small size, low bias voltage and insensitivity to magnetic field. Widely used in medical imaging, particle detection, light detection and other fields. For PFA-supported calorimeter like ECAL in CEPC, SiPMs often form an array with scintillators to form a dense array of detectors. Therefore, it puts forward low power consumption, high integration, large dynamic range and time measurement capability for readout electronics. In this work, we design and implemented a front-end electronics whose electronics part is integrated with detector part on the same board and which has 144 channels are integrated in the 20cm x 20cm sensitive area. The results of electronic test indicate that the front-end electronics achieved dynamic range from 62fC -300pC for charge and time measurement resolution of 200ps. In addition, a cosmic ray detection experiment was done on this front-end electronics, which successfully separated MIPs from pedestal.

#### Summary:

In this work, a SPIROC2b-based front-end electronics for 144 channels of SiPM readout is designed and implemented. Some electronics and cosmic ray tested have been done and show that the electronics works well.

5

## 三维开阖式盒型电极探测器的设计以及性能研究

作者: Manwen Liu<sup>1</sup>

合作者: Zheng Li<sup>2</sup>

<sup>1</sup> Ph.D

<sup>2</sup> professor

#### 相应作者: mwliu1993@163.com

本文研究的三维开阖式盒型电极探测器,采用超纯高阻硅作为材料,其沟槽电极可以贯穿刻 蚀至探测器的整个硅体,消除在传统的三维沟槽电极探测器中的低电场区域。通过比较仿真 结果,可以得到最优化的设计。研究探测器的电学性能及其重要,尤其是决定探测器的应用 环境以及在强辐照环境下的工作性能时,像大型粒子对撞机或超大型粒子对撞机中的应用。 我们用 silvaco 中的 TCAD 来模拟探测器的电学性能,如电场强度,电势分布,I-V 特性,C-V 特性,电荷收集性能,全耗尽电压等。分析仿真结果后我们发现三维开阖式盒型电极探测器 中的电场和电势分布十分均匀,探测器的电荷收集性能等符合设计要求,因而得出探测器能 在强辐照环境下正常工作的结论。

4

## 单片有源像素芯片 ALPIDE 的原型读出电子学设计及测试进展

作者:常青封1

合作者: Jun Liu<sup>2</sup>; 晨飞杨<sup>1</sup>; 树彬刘<sup>1</sup>

<sup>1</sup> University of Science and Technology of China

<sup>2</sup> Central China Normal University

单片有源像素探测器(Monolithic Active Pixel Sensors, MAPS)作为一种新型的半导体探测器件,对于大型粒子物理实验的顶点探测(内层径迹探测)具有独特的优势,目前已经在国外的 STAR、ALICE 实验升级中获得应用,并将在下一代粒子物理实验(如 CEPC、STCF)中继 续发挥不可替代的作用。

国外在多年就开始了MAPS的研发,目前发展得比较成熟、且性能指标领先的主要有法国斯特拉斯堡IPHC研究所的MIMOSA芯片、以及欧洲核子中心(CERN)的ALPIDE芯片等。国内的粒子物理界,包括高能物理研究所、华中师范大学、山东大学等单位近几年也启动了MAPS芯片的自主设计,已经取得了良好的进展。然而,未来要将硅像素探测器成功应用于国内的大型实验中,除了要开展芯片设计的技术攻关,提前在读出电子学方向开展预研也具有重要意义,需要探索的关键技术主要包括MAPS芯片与前端电子学板的集成工艺、海量像素通道所需要的高速数据传输和前端实时处理、以及后端数据获取的设计等。通过这些预研,不仅能够为将来国内的MAPS器件大规模工程应用积累经验,也可为当前国内的MAPS芯片设计团队的器件测试和实验应用提供有力支持。

本论文作者通过国家自然科学基金的支持、以及通过参与华中师范大学在国内牵头的 "ALICE 实验硅像素探测器升级"重大国际合作项目,近两年来在中国科大开展了以ALPIDE 为 基础的 MAPS 芯片读出电子学研究,设计完成了一套原型读出电子学系统(主要包括 MAPS 芯 片 Carrier 板、数据获取板、以及基于 Qt 的数据采集/实时图形显示软件),实现了对 pALPIDE3 及 ALPIDE 两个版本 MAPS 芯片的接口控制和数据读出,还采用 Fe-55 放射源、软 X 射线源等 手段对 ALPIDE 芯片进行了测试,得到了该芯片的探测效率、时间分辨等一系列指标,并开 展了 X 光成像应用的初步探索。

该课题的研究仍在进行当中,目前我们正在搭建一个由多层 MAPS 构成的原型径迹探测系统, 并计划开展地面宇宙线测试和束流实验,同时还希望更进一步地探索将 MAPS 的应用拓展到 小型空间粒子天文仪器(载荷)的径迹探测器中。

7

## 对不同辐射条件下圆柱形三维沟槽电极硅探测器电学性能的仿真模 拟研究

作者: Fenglan Kuang<sup>1</sup>

**合作者:** Jun Zhao<sup>2</sup>; 曼文刘<sup>3</sup>; 正李<sup>4</sup>

1湘潭大学

- $^{2}N$
- $^{3}x$

u

4高能所

#### 相应作者: 1661678254@qq.com

我们主要研究了被不同剂量辐射过的圆柱形三维沟槽电极硅探测器电荷收集与粒子入射位置的关系,包括有无辐照条件对电荷收集的影响、不同质子辐照通量条件下的电荷收集。仿真结果表明:(1)对于没有受到辐射照射的探测器,电荷收集值不随最小电离粒子(minimum ionizing particle, MIP)入射位置而发生改变,即电荷收集值始终为一常数,不存在陷阱能级对漂移载流子的俘获现象;(2)对于受到辐射照射的探测器,电荷收集值与 MIP 入射位置有关;(3)随着辐照通量的增加,电荷收集值减少,这是因为由缺陷引起的电荷俘获率也随辐射剂量的增加而增加。

关键词: 硅探测器辐照通量电荷收集电荷俘获

9

## 互嵌式壳型电极探测器的三维电学性能仿真

作者: Zhang Ya<sup>1</sup>

合作者: Li Zheng <sup>2</sup>; Liao Chuan <sup>2</sup>

<sup>1</sup> XiangTan University

<sup>2</sup> Xiangtan University

相应作者: 447604418@qq.com

本文提出了一种基于闭合式壳型电极探测器 (CSED, Closed Shell-Electrode Detector)的互嵌 式壳型电极探测器—(ISED, Interleaved Shell-Electrode Detector,中国专利 #zl201721077852.6), 通过减少死区来提高电荷收集效率。本文将对 ISED 的新设计理念进行详细的讨论。利用 SILVACO TCAD 工具对 ISED 的电学特性进行了三维模拟,包括电势分布和电场分布。在可形 成有效阵列的"组合单元"中,ISED 由嵌套的壳型电极引入的死区是 CSED 中的一半。并且 ISED 单元中交错壳型电极引入的对电性能的干扰是最小的,并且低电场区保持在方形单元内 的两个对角上。本文还对探测器的全耗尽电压、电容、击穿电压、I-V 和 C-V 特性进行了模 拟,并给出了结果。

#### Summary:

为了提高电荷收集效率和减少死区,本文提出了一种新型探测器——ISED。详细介绍了该器件的设计思想和具体参数。由结构引入的死区比例在三维沟槽电极硅探测器是 15%,在中 CSED 占 0.3%,而在 ISED 中仅占 0.15%。通过对 SILVACO TCAD 仿真结果的分析,得出饱和电容在 40 ff 左右时很低。探测器的全耗尽电压约为 1V,这使得在大约 214 伏特的击穿电压下使探测器工作成为可能。此外,由于探测器的击穿电压为 214 伏特,远大于几伏特的工作电压,因此探测器工作时几乎不可能被击穿。

8

## 对三维沟槽电极硅探测器漏电流的仿真与模拟

作者: Xiaodong Xin<sup>1</sup>

**合作者:** 正李 <sup>2</sup>

1湘潭大学

#### 2高能所

#### 相应作者: 1193766362@qq.com

我们主要研究了漏电流对三维沟槽电极硅探测器性能的影响。由扩散电流、产生电流和表面 漏电流三部分电流构成的探测器漏电流在不同情况下所受各种电流影响不同。漏电流是影响 探测器性能的一个重要因素,在探测器的制造过程中,或者受到辐照以后,会在探测器中形 成一系列缺陷,特别是在探测器受到辐照以后,由于深能级缺陷引起的漏电流会显著增加, 这是因为产生的缺陷能级在探测器中作为产生中心与复合中心,促进了载流子的跃迁。在本 文仿真中可以看出,随着在负极(沟槽壁)上加的电压逐渐增大,漏电流会显著增大,直到漏 电流达到饱和。在仿真中主要考虑的是产生电流的影响,其大小主要由耗尽区域的体积决定。 关键词:硅探测器辐照通量漏电流